集成電路在PCB設(shè)計(jì)中是必不可少的,集成電路也有很多很多的小技巧可以使用,下面的這些技巧希望對大家有所幫助。
添加去耦電容可以有效去除電源上的毛刺的影響并減少在印制板上的電源環(huán)路的輻射,并且減小集成電路芯片電源上的電壓瞬時(shí)過沖。
當(dāng)去耦電容直接連接在集成電路的電源管腿上而不是連接在電源層上時(shí),其平滑毛刺的效果最好。這就是為什么有一些器件插座上帶有去耦電容,而有的器件要求去耦電容距器件的距離要足夠的小。
任何高速和高功耗的器件應(yīng)盡量放置在一起以減少電源電壓瞬時(shí)過沖。
如果沒有電源層,那么長的電源連線會(huì)在信號和回路間形成環(huán)路,成為輻射源和易感應(yīng)電路。
走線構(gòu)成一個(gè)不穿過同一網(wǎng)線或其它走線的環(huán)路的情況稱為開環(huán)。如果環(huán)路穿過同一網(wǎng)線其它走線則構(gòu)成閉環(huán)。兩種情況都會(huì)形成天線效應(yīng)(線天線和環(huán)形天線)。天線對外產(chǎn)生EMI輻射,同時(shí)自身也是敏感電路。閉環(huán)是一個(gè)必須考慮的問題,因?yàn)樗a(chǎn)生的輻射與閉環(huán)面積近似成正比。
寫在最后:
高速電路設(shè)計(jì)是一個(gè)非常復(fù)雜的過程,這篇文章中闡述的一些常用方法也不一定就能解決每一個(gè)人的問題,在進(jìn)行電路設(shè)計(jì)時(shí)還有很多其它因素需要考慮,這些因素有時(shí)相互對立。有時(shí)相互影響,因此在設(shè)計(jì)中我們需要權(quán)衡各個(gè)因素,做出最全面的考慮,設(shè)計(jì)出既滿足要求又降低設(shè)計(jì)復(fù)雜度的全面策劃。