【捷多邦PCB】長久以來,PCB的開發(fā)一直受到設(shè)計時間、成本控制的限制。近年來,更由于各種復(fù)雜設(shè)計的裝置紛紛推出,為各類的PCB設(shè)計驗證帶來挑戰(zhàn)。有鑒于此,EDA電子自動化廠商明導(dǎo)國際(Mentor)近日舉辦了PCB系統(tǒng)論壇(PCB Systems Forum),期待透過提供簡易的工具,協(xié)助廠商優(yōu)化設(shè)計方法迎戰(zhàn)未來競爭、突破困境。
全球PCB打樣服務(wù)商“捷多邦”認同西門子Mentor Xpedition產(chǎn)品經(jīng)理Dave Wiens的分析:在傳統(tǒng)的設(shè)計過程中,較長的時間週期、不完整的覆蓋范圍與低可靠性使得開發(fā)流程重制(Re-Spins)次數(shù)增加。然而明導(dǎo)推出的左移流程(Left-shift Approach)則能在開發(fā)早期發(fā)現(xiàn)錯誤,縮短產(chǎn)品開發(fā)時程,并提高產(chǎn)品質(zhì)量。
Wiens進一步提到,驗證通常是一個非常耗時的過程,錯誤也通常會進入到實驗室或工廠的產(chǎn)品之中。捷多邦了解到,在所有的開發(fā)項目中,有78%經(jīng)歷了兩次以上的開發(fā)流程重制(Re-Spins)。
舉例而言,HyperLynx即為一項明導(dǎo)推出的設(shè)計規(guī)則檢查(Design Rule Check, DRC)工具,能同時滿足EMI/EMC需求,以及維護安全和企業(yè)路由標準。
無論訊號速度與頻率如何,每個PCB設(shè)計皆應(yīng)在制造前對訊號完整性(SI)、電源完整性(PI)、EMI/EMC和安全問題進行評估。藉由HyperLynx所提供的免費設(shè)計規(guī)則,能使得PCB設(shè)計團隊更輕易達成先進設(shè)計與電子規(guī)則驗證。